pcb布局布线
先解释一下前面的术语。p1ost-command,例如我们要拷贝一个object元件,我们要先选中这个object,然后按ctrl+c,然后按ctrl---copy命令发生在选中object之后。
这种操作windows和protel都采用的这种方式。但是concept就是另外一种方式,pcb设计,我们叫做pre-command。同样我们要拷贝一个东西,先按ctrl+c,然后再选中object,再在外面单击copy命令发生在选中object之前。
高速pcb设计常见阻抗匹配的方式
串联终端匹配
在信号源端阻抗低于传输线特征阻抗的条件下,在信号的源端和传输线之间串接一个电阻r,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射。
匹配电阻选择原则:匹配电阻值与驱动器的输出阻抗之和等于传输线的特征阻抗。常见的cmos和ttl驱动器,pcb设计代工,其输出阻抗会随信号的电平大小变化而变化。因此,天津pcb设计,对ttl或cmos电路来说,pcb设计加工,不可能有十分正确的匹配电阻,只能折---虑。链状拓扑结构的信号网路不适合使用串联终端匹配,所有的负载必须接到传输线的末端。
串联匹配是常用的终端匹配方法。它的优点是功耗小,不会给驱动器带来额外的直流负载,也不会在信号和地之间引入额外的阻抗,而且只需要一个电阻元件。
常见应用:一般的cmos、ttl电路的阻抗匹配。usb信号也采样这种方法做阻抗匹配。
什么是pcb中的板级去耦呢?
板级去耦其实就是电源平面和地平面之间形成的等效电容,这些等效电容起到了去耦的作用。主要在多层板中会用到这种设计方法,因为多层板可以构造出电源层和地层,而一层板与两层板没有电源层和地层,所以设计不了板级去耦。
多层板设计板级去耦时,为了达到好的板级去耦效果,一般在做叠层设计时把电源层和地层设计成相邻的层。相邻的层降低了电源?地平面的分布阻抗。从平板电容的角度来分析,由电容计算公式c=εs/4πkd可以,两平板之间的距离d越小,电容值越大,相当于加了一个大的电解电容,相邻的层两平面的d是比较小的,所以电源层和地层设计成相邻的层,可以达到比较好的去耦效果。
|